《21春南開(kāi)大學(xué)《計(jì)算機(jī)原理》在線(xiàn)作業(yè)-1參考答案》由會(huì)員分享,可在線(xiàn)閱讀,更多相關(guān)《21春南開(kāi)大學(xué)《計(jì)算機(jī)原理》在線(xiàn)作業(yè)-1參考答案(9頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。
1、21春南開(kāi)大學(xué)《計(jì)算機(jī)原理》在線(xiàn)作業(yè)-1參考答案
字符的編碼,目前在微機(jī)中最普遍采用的是()。
A.BCD碼
B.16進(jìn)制
C.ASCⅡ碼
D.格雷碼
現(xiàn)代計(jì)算機(jī)通常是將處理程序存放在連續(xù)的內(nèi)存單元中,CPU在執(zhí)行這個(gè)處理程序時(shí),使用一個(gè)寄存器來(lái)指示程序的執(zhí)行順序,這個(gè)寄存器為()。
A.指令寄存器
B.指令譯碼器
C.指令緩沖寄存器
D.指令指針寄存器
如果x為負(fù)數(shù),由[x]補(bǔ)求[-x]補(bǔ)是()
A.[x]補(bǔ)各位保持不變
B.[x]補(bǔ)符號(hào)位變反,其他各位不變
C.[x]補(bǔ)除符號(hào)位外,各位變反,末位加1
D.[x]補(bǔ)連同符號(hào)位一起各位變反,末位加1
2、在匯編語(yǔ)言中,定義如下變量,其中合法的變量是()
A._GO
B.4M
C.+ONE
D.AAA
在CPU的組成中不包括()
A.運(yùn)算器
B.存儲(chǔ)器
C.控制器
D.寄存器
在菊花鏈方式下,越靠近控制器的設(shè)備()
A.得到總線(xiàn)使用權(quán)的機(jī)會(huì)越多,優(yōu)先級(jí)越高
B.得到總線(xiàn)使用權(quán)的機(jī)會(huì)越少,優(yōu)先級(jí)越低
C.得到總線(xiàn)使用權(quán)的機(jī)會(huì)越多,優(yōu)先級(jí)越低
D.得到總線(xiàn)使用權(quán)的機(jī)會(huì)越少,優(yōu)先級(jí)越高
在中斷處理過(guò)程中,完全由硬件自動(dòng)執(zhí)行的步驟是()
A.保存中斷點(diǎn)
B.識(shí)別中斷源
C.保存將被中斷服務(wù)程序破壞的通用寄存器中的內(nèi)容
D.返回中斷點(diǎn)
為了對(duì)N個(gè)設(shè)備
3、使用總線(xiàn)的請(qǐng)求進(jìn)行仲裁,在獨(dú)立請(qǐng)求方式中需要使用的控制線(xiàn)數(shù)量為()
A.N
B.3
C.2+[log2N]
D.2N+1
以下所列的()不屬于系統(tǒng)總線(xiàn)接口的功能
A.數(shù)據(jù)緩存
B.數(shù)據(jù)轉(zhuǎn)換
C.狀態(tài)設(shè)置
D.完成算術(shù)及邏輯運(yùn)算
I/O的編址方式為統(tǒng)一編址時(shí),存儲(chǔ)單元和I/O設(shè)備是靠()來(lái)區(qū)分的
A.不同的地址線(xiàn)
B.不同的地址碼
C.不同的控制線(xiàn)
D.都不對(duì)
采用規(guī)格化的浮點(diǎn)數(shù)是為了()
A.增加數(shù)據(jù)的表示范圍
B.方便浮點(diǎn)運(yùn)算
C.防止運(yùn)算時(shí)數(shù)據(jù)溢出
D.增加數(shù)據(jù)的表示精度
動(dòng)態(tài)RAM的特點(diǎn)是()
A.工作中存儲(chǔ)內(nèi)容動(dòng)態(tài)地變化
B.
4、工作中需要?jiǎng)討B(tài)地改變?cè)L存地址
C.每隔一定時(shí)間刷新一遍
D.每次讀出后需根據(jù)原存內(nèi)容全部刷新一遍
CPU通過(guò)()啟動(dòng)通道
A.執(zhí)行通道命令
B.執(zhí)行I/O指令
C.發(fā)出中斷請(qǐng)求
D.都不對(duì)
在補(bǔ)碼的加減法中用兩位符號(hào)位判斷溢出,兩符號(hào)位為01時(shí),表示()
A.結(jié)果為正數(shù),無(wú)溢出
B.結(jié)果正溢出
C.結(jié)果負(fù)溢出
D.結(jié)果為負(fù)數(shù),無(wú)溢出
某計(jì)算機(jī)系統(tǒng)中,假定硬盤(pán)以中斷方式與處理機(jī)進(jìn)行數(shù)據(jù)輸入輸出,以16位為傳輸單位,傳輸率為50KB/s,每次傳輸?shù)拈_(kāi)銷(xiāo)(包括中斷)為100個(gè)CPU時(shí)鐘,處理器的主頻為50MHz,請(qǐng)問(wèn)該盤(pán)數(shù)據(jù)傳送時(shí)占處理機(jī)時(shí)間的比例是()
A.
5、10%
B.56.8%
C.5%
D.50%
在1K×1位的存儲(chǔ)芯片中,采用雙譯碼方式,譯碼器的輸出信號(hào)有()條
A.1024
B.64
C.32
D.10
下列選項(xiàng)中,能引起外部中斷的事件是()
A.鍵盤(pán)輸入
B.除數(shù)為0
C.浮點(diǎn)運(yùn)算下溢
D.訪存缺頁(yè)
在補(bǔ)碼的加減法中,用兩位符號(hào)位判斷溢出,兩符號(hào)位為10時(shí),表示()
A.結(jié)果為正數(shù),無(wú)溢出
B.結(jié)果正溢出
C.結(jié)果負(fù)溢出
D.結(jié)果為負(fù)數(shù),無(wú)溢出
如果指令中的地址碼為A,變址寄存器為X,基址寄存器為B,則間接變址尋址方式的操作數(shù)有效地址EA為()
A.(X+(A))
B.(X)+(
6、A)
C.(B+X)+A
D.(A+X)+B
在獨(dú)立請(qǐng)求方式下,若有N個(gè)設(shè)備,則()
A.有N個(gè)總線(xiàn)請(qǐng)求信號(hào)和N個(gè)總線(xiàn)響應(yīng)信號(hào)
B.有一個(gè)總線(xiàn)請(qǐng)求信號(hào)和N個(gè)總線(xiàn)響應(yīng)信號(hào)
C.總線(xiàn)請(qǐng)求信號(hào)多于總線(xiàn)響應(yīng)信號(hào)
D.總線(xiàn)請(qǐng)求信號(hào)少于總線(xiàn)響應(yīng)信號(hào)
異步控制常用于()
A.CPU訪問(wèn)外圍設(shè)備時(shí)
B.微程序控制器中
C.微型機(jī)的CPU控制中
D.硬布線(xiàn)控制器中
CPU不斷檢測(cè)外設(shè)狀態(tài),當(dāng)外設(shè)準(zhǔn)備就緒后,才進(jìn)行數(shù)據(jù)傳送。這種數(shù)據(jù)傳送方式稱(chēng)為()
A.無(wú)條件傳送方式
B.查詢(xún)傳送方式
C.中斷傳送方式
D.DMA傳送方式
設(shè)指令中的地址碼為A,變址寄存器為X,
7、程序計(jì)數(shù)器為PC,則變址尋址方式的操作數(shù)地址為()
A.(PC)+A
B.(A)+(X)
C.(A+X)
D.A+(X)
動(dòng)態(tài)RAM刷新時(shí),每次刷新()
A.1位
B.1字節(jié)
C.1行
D.1個(gè)存儲(chǔ)芯片
當(dāng)8086進(jìn)行取指令操作時(shí),使用的段基值是在()
A.DS中
B.CS中
C.SS中
D.ES中
為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場(chǎng)信息最有效的方法是采用()
A.通用寄存器
B.堆棧
C.存儲(chǔ)器
D.外存
在浮點(diǎn)數(shù)中,當(dāng)數(shù)的絕對(duì)值太大,以至于超過(guò)機(jī)器所能表示的數(shù)據(jù)時(shí),稱(chēng)為浮點(diǎn)數(shù)的()
A.正上溢
B.上溢
C.正溢
D.正下溢
8、
通道程序結(jié)束時(shí)引起的中斷是()
A.訪管中斷
B.I/O中斷
C.程序性中斷
D.外中斷
一個(gè)計(jì)算機(jī)系統(tǒng)采用32位單字長(zhǎng)指令,地址碼為12位,如果定義了250條二地址指令,那么還可以有()條單地址指令
A.4K
B.8K
C.16K
D.24K
以下四種類(lèi)型的半導(dǎo)體存儲(chǔ)器中,以傳輸同樣多的字為比較條件,則讀出數(shù)據(jù)傳輸率最高的是()
A.DRAM
B.SRAM
C.FLASH
D.EEPROM
指令系統(tǒng)是表征一臺(tái)計(jì)算機(jī)功能的重要因素。()
A.錯(cuò)誤
B.正確
8088的M/IO引腳的低電平表明選通的是I/O接口。()
A.錯(cuò)誤
B.正確
9、
ROM和RAM的訪問(wèn)方式相同,都采用隨機(jī)訪問(wèn)方式進(jìn)行。()
A.錯(cuò)誤
B.正確
所有指令都有操作碼和地址碼。()
A.對(duì)
B.錯(cuò)
8088的可屏蔽中斷的優(yōu)先權(quán)高于非屏蔽中斷。()
A.錯(cuò)誤
B.正確
RAM是可讀可寫(xiě)存儲(chǔ)器,ROM是只讀存儲(chǔ)器。()
A.錯(cuò)誤
B.正確
半導(dǎo)體RAM信息可讀可寫(xiě),且斷電后仍能保持記憶。()
A.錯(cuò)誤
B.正確
8086的數(shù)據(jù)可以存放在幾個(gè)不連續(xù)的段中。()
A.錯(cuò)誤
B.正確
半導(dǎo)體RAM是非易失性的RAM。()
A.錯(cuò)誤
B.正確
多個(gè)外設(shè)可以通過(guò)一條中斷請(qǐng)求線(xiàn),向CPU發(fā)中斷請(qǐng)求。(
10、)
A.錯(cuò)誤
B.正確
所有指令的尋址方式都相同。()
A.錯(cuò)誤
B.正確
通道程序存放在主存中。()
A.錯(cuò)誤
B.正確
快表比慢表的命中率高,因此快表可以得到更多的搜索結(jié)果。()
A.錯(cuò)誤
B.正確
8253三個(gè)計(jì)數(shù)通道結(jié)構(gòu)完全相同,且獨(dú)立工作。()
A.錯(cuò)誤
B.正確
在有間接尋址方式的指令周期中,至少訪問(wèn)兩次內(nèi)存。()
A.錯(cuò)誤
B.正確
地址寄存器的位數(shù)一般和存儲(chǔ)器地址寄存器MAR的位數(shù)一樣。()
A.錯(cuò)誤
B.正確
字長(zhǎng)越長(zhǎng),計(jì)算機(jī)處理數(shù)據(jù)的速度越快。()
A.錯(cuò)誤
B.正確
尋址方式是指令如何給出操作
11、數(shù)或操作數(shù)地址。()
A.錯(cuò)誤
B.正確
虛存對(duì)應(yīng)用程序員、系統(tǒng)程序員都不透明。()
A.錯(cuò)誤
B.正確
虛存對(duì)應(yīng)用程序員不透明,對(duì)系統(tǒng)程序員透明。()
A.錯(cuò)誤
B.正確
參考答案:C
參考答案:D
參考答案:D
參考答案:A
參考答案:B
參考答案:A
參考答案:A
參考答案:D
參考答案:D
參考答案:B
參考答案:D
參考答案:C
參考答案:B
參考答案:B
參考答案:C
參考答案:B
參考答案:A
參考答案:
12、C
參考答案:B
參考答案:A
參考答案:A
參考答案:B
參考答案:D
參考答案:C
參考答案:B
參考答案:B
參考答案:B
參考答案:B
參考答案:D
參考答案:B
參考答案:B
參考答案:B
參考答案:B
參考答案:B
參考答案:A
參考答案:B
參考答案:A
參考答案:B
參考答案:A
參考答案:B
參考答案:A
參考答案:B
參考答案:A
參考答案:B
參考答案:A
參考答案:B
參考答案:B
參考答案:A
參考答案:A
參考答案:A