數(shù)字電路搶答器電路設(shè)計(jì).doc
《數(shù)字電路搶答器電路設(shè)計(jì).doc》由會員分享,可在線閱讀,更多相關(guān)《數(shù)字電路搶答器電路設(shè)計(jì).doc(19頁珍藏版)》請?jiān)谘b配圖網(wǎng)上搜索。
《數(shù)字電子技術(shù)課程設(shè)計(jì)》報(bào)告 ——數(shù)字電路搶答器電路設(shè)計(jì) 專 業(yè): 電子信息工程 班 級: 姓 名: 學(xué) 號: 指導(dǎo)教師: 1.課程設(shè)計(jì)目的 搶答器電路設(shè)計(jì)方案很多,有用專用芯片設(shè)計(jì)的、有用復(fù)雜可編程邏輯電路設(shè)計(jì)的、有用單片機(jī)設(shè)計(jì)制作的、也有用可編程控制器完成的,但由于專用電路芯片通常是廠家特殊設(shè)計(jì)開發(fā)的,一般不易買到或價(jià)格較高,用其它方式設(shè)計(jì)的需要設(shè)計(jì)者具有相應(yīng)的理論知識,并要通過仿真器、應(yīng)用軟件、計(jì)算機(jī)等輔助設(shè)備才能驗(yàn)證完成,不利于設(shè)計(jì)者的設(shè)計(jì)和制作。 而有些實(shí)際競賽的場合,只要滿足顯示搶答有效和有效組別即可,故我打算不用所給的參考電路,而用一片74LS297(8位的數(shù)據(jù)鎖存器)來實(shí)現(xiàn)此簡易搶答器的功能。這是一個顯示方式簡單、價(jià)格低廉、經(jīng)濟(jì)實(shí)用的搶答器。在要求不高的場合,能完全符合需要 2、性能指標(biāo)要求: (1)設(shè)計(jì)制作一個可容納8組參賽的數(shù)字式槍答器,每組設(shè)置一個搶答按鈕供搶答者使用。 (2)根據(jù)數(shù)字式搶答器的功能和使用步驟,設(shè)計(jì)搶答者的輸入搶答鎖定電路、搶答者序號編碼、譯碼和顯示電路。 (3)設(shè)計(jì)定時電路,聲、光報(bào)警或音樂片驅(qū)動電路。 (4)設(shè)計(jì)控制邏輯電路,起動、復(fù)位電路。 (5)設(shè)計(jì)計(jì)分電路,犯規(guī)電路。 3.電路組成框圖 如圖3.1數(shù)字搶答器框圖 如圖3.1所示為總體方框圖。其工作原理為:接通電源后,主持人將開關(guān)撥到"清除"狀態(tài),搶答器處于禁止?fàn)顟B(tài),編號顯示器滅燈,定時器顯示設(shè)定時間;主持人將開關(guān)置“開始”狀態(tài),宣布"開始"搶答器工作。定時器倒計(jì)時,揚(yáng)聲器給出聲響提示。選手在定時時間內(nèi)搶答時,搶答器完成:優(yōu)先判斷、編號鎖存、 編號顯示、揚(yáng)聲器提示。當(dāng)一輪搶答之后,定時器停止、禁止二次搶答、定時器顯示剩余時間。如果再次搶答必須由主持人再次操作"清除"和"開始"狀態(tài)開關(guān)。 4.元器件清單 元件清單: 74LS148 1 74LS279 1 74LS48 3 74LS192 2 NE555 2 74LS00 1 74LS121 1 510Ω 2 1KΩ 9 4.7kΩ 1 5.1kΩ 1 100kΩ 1 10kΩ 1 68kΩ 1 15kΩ 1 0.1uF 1 10uf 2 100uf 1 BUZZER(蜂鳴器) 1 LED 3 開關(guān) 9 5. 各功能塊電路圖 5.1搶答器電路設(shè)計(jì) 參考電路如圖5.11所示。該電路完成兩個功能:一是分辨出選手按鍵的先后,并鎖存優(yōu)先搶答者的編號,同時譯碼顯示電路顯示編號;二是禁止其他選手按鍵操作無效。工作過程:開關(guān)S置于"清除"端時,RS觸發(fā)器的 端均為0,4個觸發(fā)器輸出置0,使74LS148的 =0,使之處于工作狀態(tài)。當(dāng)開關(guān)S置于"開始"時,搶答器處于等待工作狀態(tài),當(dāng)有選手將鍵按下時(如按下S5),74LS148的輸出 經(jīng)RS鎖存后,1Q=1, =1,74LS48處于工作狀態(tài),4Q3Q2Q=101,經(jīng)譯碼顯示為"5"。此外,1Q=1,使74LS148 =1,處于禁止?fàn)顟B(tài),封鎖其他按鍵的輸入。當(dāng)按鍵松開即按下時,74LS148的 此時由于仍為1Q=1,使 =1,所以74LS148仍處于禁止?fàn)顟B(tài),確保不會出二次按鍵時輸入信號,保證了搶答者的優(yōu)先性。如有再次搶答需由主持人將S開關(guān)重新置“清除”然后再進(jìn)行下一輪搶答。74LS148為8線-3線優(yōu)先編碼器,表5.12為其功能表。 如圖5.12 74L148的功能真值表 如圖5.11數(shù)字搶答器電路 由節(jié)目主持人根據(jù)搶答題的難易程度,設(shè)定一次搶答的時間,通過預(yù)置時間電路對計(jì)數(shù)器進(jìn)行預(yù)置,計(jì)數(shù)器的時鐘脈沖由秒脈沖電路提供??深A(yù)置時間的電路選用十進(jìn)制同步加減計(jì)數(shù)器74LS192進(jìn)行設(shè)計(jì),具體電路如圖5.13所示。表5.14為74LS192的真值表。 如圖5.13可與知識間的定時電路 圖5.14為74LS192的真值表 輸入 輸出 MR 非PL CPU CPD P3 P2 P1 P0 Q3 Q2 Q1 Q0 1 X X X X X X X 0 0 0 0 O 0 X X D C B A D C B A O 1 1 X X X X 加計(jì)數(shù) O 1 1 X X X X 減計(jì)數(shù) 5.2報(bào)警電路 圖5.21報(bào)警電路 555定時器和三極管構(gòu)成的報(bào)警電路如圖5.21所示。其中555構(gòu)成多諧蕩器,振蕩頻率fo=1.43/[(RI+2R2)C],其輸出信號經(jīng)三極管推動揚(yáng)聲器。PR為控制信號,當(dāng)PR為高電平時,多諧振蕩器工作,反之,電路停振。 5.3時序控制電路 如圖5.31 時序控制電路是搶答器設(shè)計(jì)的關(guān)鍵,它要完成以下三項(xiàng)功能: ①主持人將控制開關(guān)撥到"開始"位置時,揚(yáng)聲器發(fā)聲,搶答電路和定時電路進(jìn)入正常搶答工作狀態(tài)。 ②當(dāng)參賽選手按動搶答鍵時,揚(yáng)聲器發(fā)聲,搶答電路和定時電路停止工作。 ③當(dāng)設(shè)定的搶答時間到,無人搶答時,揚(yáng)聲器發(fā)聲,同時搶答電路和定時電路停止工作。 根據(jù)上面的功能要求以及圖5.11,設(shè)計(jì)的時序控制電路如圖5.31所示。圖中,門G1 的作用是控制時鐘信號CP的放行與禁止,門G2的作用是控制74LS148的輸人使能端 。圖11、4的工作原理是:主持人控制開關(guān)從"清除"位置撥到"開始"位置時,來自于圖11、2中的74LS279的輸出 1Q=0,經(jīng)G3反相, A=1,則時鐘信號CP能夠加到74LS192的CPD時鐘輸入端,定時電路進(jìn)行遞減計(jì)時。同時,在定時時間未到時,則"定時到信號"為 1,門G2的輸出 =0,使 74LS148處于正常工作狀態(tài),從而實(shí)現(xiàn)功能①的要求。當(dāng)選手在定時時間內(nèi)按動搶答鍵時,1Q=1,經(jīng) G3反相, A=0,封鎖 CP信號,定時器處于保持工作狀態(tài);同時,門G2的輸出 =1,74LS148處于禁止工作狀態(tài),從而實(shí)現(xiàn)功能②的要求。當(dāng)定時時間到時,則"定時到信號"為0, =1,74LS148處于禁止工作狀態(tài),禁止選手進(jìn)行搶答。同時, 門G1處于關(guān)門狀態(tài),封鎖 CP信號,使定時電路保持00狀態(tài)不變,從而實(shí)現(xiàn)功能③的要求。集成單穩(wěn)觸發(fā)器74LS121用于控制報(bào)警電路及發(fā)聲的時間。 5.4電路仿真總圖 經(jīng)過以上各單元電路的設(shè)計(jì),可以得到定時搶答器的整機(jī)電路,如圖5.4 如圖5.4電路仿真總圖 6各芯片的功能 6.1 74LS148優(yōu)先編碼器 在優(yōu)先編碼器中,允許同時輸入兩個以上的編碼信號。不過在設(shè)計(jì)優(yōu)先編碼器已經(jīng)將所有的輸入信號按 優(yōu)先順序排了隊(duì),當(dāng)幾個輸入信號同時出現(xiàn)時,只對其中優(yōu)先權(quán)最高的一個進(jìn)行編碼 圖6.1.1給出了8線-3線優(yōu)先編碼器74LS148的邏輯圖。如果不考慮由G1,G2和G3 構(gòu)成的附加控制電路只有圖中虛線框以內(nèi)的這一部分。 從圖6.1.1寫出輸出的邏輯式。即得到 6.1.1 為了擴(kuò)展電路的功能和增加使用的靈活性,再74LS148的 邏輯電路中附加了由門G1,G2 和G3組成的控制電路,其中S非為選通輸入端。只有在S非=0的條件下,編碼器才能正常工作。而在S非=1時,所有的輸出端均被封鎖在高電平。 選通輸出YS非和擴(kuò)展端YEX非用于擴(kuò)展編碼功能。由圖2-2-1可知 6.1.2 圖6.1.18線-3線優(yōu)先編碼器74LS148的邏輯圖 從圖6.1.1還可以寫出 6.1.3 這說明只要任何一個編碼輸入端有低電平信號輸入,且S=1,YEX非即為低電平。因此,說YEX非的低電平輸出信號表示‘電路工作’而且有編碼輸入。 根據(jù)式(6.1.1)(6.1.2)和6.1.3,可以列出表6.1.4所示的74LS148的功能表,它的輸入和輸出均以低電平作為有效信號。 表6.1.474LS148的功能表 由表中不難看出,在S非=0電路正常工作狀態(tài),允許I0—I7當(dāng)中同時有幾個輸入端為低電平,即有編碼輸入信號,I7非優(yōu)先權(quán)最高。I0非的優(yōu)先權(quán)最低,當(dāng)I7非=0時。無論其余輸入端有無輸入信號(表中以X表示),輸出端只給出I7非的編碼,即Y2非與Y1非與Y0非=000。當(dāng)I7非=1,I6非=0時,無論其余輸入端有無輸入信號,只對I6非編碼,Y2非與Y1非與Y0非=001。其余的輸入狀態(tài)不在這里說了啊。表中出先的3中情況可以用YS非和的YEX非不同狀加以區(qū)分。 74LS148管腳排列圖 6.2 74LS297芯片工作原理 6.21 74LS279片具有鎖存器的功能 其引腳圖6.2.1如下圖所示:74LS1485內(nèi)部是4個基本RS觸發(fā)器組成的。當(dāng)有一個人優(yōu)先搶答后其它的就不能搶答了。其它的雖然有電平輸入,但是輸入的電平保持原態(tài)不變,74LS279的內(nèi)部的4 個基本觸發(fā)器的R輸入端為高電平有效。 圖6.2.1 74LS279的引腳圖A和管腳圖B 6.22 74LS279鎖存電路器 鎖存器電路可以用四R-S鎖存器74LS279組成,74LS279是由四個基本的R-S觸發(fā)器構(gòu)成的鎖存電路,S非端為直接置“1”端,R非端為直接置“0”端通常情況下輸入端為高電平, 觸發(fā)器處于保持狀態(tài)。 鎖存器參考電路如圖6-2-2所示。圖中R非端接主持人控制開關(guān),搶答前控制開關(guān)使鎖存器輸出為0,S1非,S2非,S3非, S4非分別與編碼器的輸出端A1,A2,A3和工作狀態(tài)標(biāo)志GS聯(lián)接,當(dāng)有搶答開關(guān)按下,編碼器輸出相應(yīng)的二進(jìn)制代碼,經(jīng)鎖存器保持搶答信息,編碼器工作狀態(tài)標(biāo)志GS使鎖存器輸出Q為“1”,Q聯(lián)接到編碼器74LS148的輸入使能端S封鎖其它路輸入,同時接譯碼器電路74LS247的控制端BI非√RBO,當(dāng)其為高電平時,譯碼器工作,當(dāng)其為低電平時,字型全“滅”,Q1,Q2,Q3與譯碼顯示電路的輸入端相連,控制開關(guān)為支持人所設(shè),S打向RESET端復(fù)位后才可以搶答。 如圖6-2-2 74LS297鎖存器參考 6.3譯碼器 6.31譯碼器的基本概述 譯碼:譯碼的逆過程,即將輸入代碼“翻譯”成特定的輸出信號 譯碼器:實(shí)現(xiàn)譯碼功能的數(shù)字電路 分類:變量譯碼器和顯示譯碼器。 七段數(shù)字顯示原理 按內(nèi)部連接方式不同,七段數(shù)字顯示器部分為其共陰極和供陽極兩種。 圖6-3-1半導(dǎo)體顯示器 利用字段的 不同組合,可分別顯示0-9十個數(shù)字,如圖3-2-2所示 七段數(shù)字顯示發(fā)光段組合圖6-3-2 6-3-3顯示譯碼器74LS48 圖6-3-374LS48的管腳排列圖 圖6-3-3為試燈輸入:A0=0時,/LT=1時,若七段均完好,顯示字形“8”。該輸入端常用于檢查74LS48顯示器的好壞;當(dāng)A1=1時譯碼器方可進(jìn)行譯碼顯示,用來動態(tài)滅0。當(dāng)A2=1時,且A3=0,輸入A3A2A1A0=0000時,則/IBX=0使數(shù)字符的各段熄滅:/LT為滅燈輸入/滅燈輸出,當(dāng)VCC=0時不管輸入如何,數(shù)碼管不顯示數(shù)字;為控制低位滅0信號,當(dāng)A3=1時,說明本位處于顯示狀態(tài);若A3=0且低位為0,則低位0被熄滅。 表3-3-174LS48譯碼器的功能表 注:H=高電平L=低電平X=不定, 1要求0到15的 輸出時,滅燈輸入(BI)必須為開路或保持高電邏輯平,若不滅掉十進(jìn)制0則動態(tài)滅燈輸入(RBI)必須開路或處于高邏輯電平。 2當(dāng)?shù)瓦壿嬰娖街苯蛹拥綔鐭糨斎耄˙T)時,不管其它任何輸入的電平如何。所有段的輸出端都為低電平。 3當(dāng)動態(tài)滅燈(RBI)和輸入端A、B、C、D都處于低電平及試輸入為高電平時,所有段的輸出都為低電平并且動態(tài)滅燈輸出(RBO)處于低電平(響應(yīng)條件) 4當(dāng)滅燈輸入/動態(tài)滅燈輸出(BI/RBO)開路或保持在電平,而試燈輸入為低電平時,則所有各段的輸出都為低電平。 注:BI/RBO是線與邏輯。用作滅燈輸入(BI)或動態(tài)滅燈輸出(RBO)之用,或兼作兩者之用。 6.4芯片74LS192 74LS192是雙時鐘方式的十進(jìn)制可逆計(jì)數(shù)器 CPU為加計(jì)數(shù)器時鐘輸入端CPD為減計(jì)數(shù)器時鐘輸入端 LD為預(yù)置輸入控制端,異步預(yù)置。 CR為復(fù)位輸入端,高電平有效,異步清除 CO為進(jìn)位輸出:1001狀態(tài)后負(fù)脈沖輸出 BO為借位輸出:0000狀態(tài)后負(fù)脈沖輸出t 圖6-4-1 74LS192引腳圖 74LS192功能表 7.EWB仿真 仿真圖如下 通過觀察波型與燈的指示可以得出以下結(jié)論: 1仿真搶答過程,假設(shè)由任一組別先按下?lián)尨疰I,其余幾組分別在之后任一時刻按下。KEY_1在第一時刻輸入高電平“1”表示1組先按下,其余各組分別在之后搶答。由仿真結(jié)果可以看出LED_1一直保持高電平“1”不變,表示1組別對應(yīng)的LED燈點(diǎn)亮,獲得搶答權(quán)。由此可見,此電路實(shí)現(xiàn)了搶答的基本功能。 2此電路主要芯片為2片74LS192,是十進(jìn)制同步加法/減法計(jì)數(shù)器,所以需要同步時序脈沖的控制,所以輸入為1Hz的秒脈沖,以及主持人控制開關(guān)FW輸入為高電平“1”,使定時電路計(jì)數(shù)有效,觀察輸出信號H、L信號(已經(jīng)大包),分別為高位的4位輸出、低位的4位輸出,打包成16進(jìn)制輸出,我們可以從仿真電路圖中直接看出結(jié)果: 30-29-28-27-26………………………………01、00 并且高位借位信號BO1從高電平“1”低電平“0”,實(shí)現(xiàn)了30s定時的功能,輸出的借位脈沖可以給報(bào)警電路,使蜂鳴器報(bào)警。 3從仿真圖中可以直觀地看出當(dāng)2號組別鍵按下時,對應(yīng)的2號LED發(fā)光,再當(dāng)主持人按下復(fù)位鍵J1時,LED燈熄滅,當(dāng)復(fù)位鍵彈起時,即可以開始搶答。- 1.請仔細(xì)閱讀文檔,確保文檔完整性,對于不預(yù)覽、不比對內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預(yù)覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請點(diǎn)此認(rèn)領(lǐng)!既往收益都?xì)w您。
下載文檔到電腦,查找使用更方便
9.9 積分
下載 |
- 配套講稿:
如PPT文件的首頁顯示word圖標(biāo),表示該P(yáng)PT已包含配套word講稿。雙擊word圖標(biāo)可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計(jì)者僅對作品中獨(dú)創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 數(shù)字電路 搶答 電路設(shè)計(jì)
鏈接地址:http://www.3dchina-expo.com/p-6714807.html