電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案
《電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案》由會(huì)員分享,可在線(xiàn)閱讀,更多相關(guān)《電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案(4頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。
1電工電子技術(shù)形成性考核冊(cè)參考答案電工電子技術(shù)作業(yè) 4一、單項(xiàng)選擇題1、邏輯函數(shù)表示方法中具有唯一性的是( A ) 。A.真值表 B.表達(dá)式 C.邏輯圖 D.卡諾圖2、下列器件中,屬于組合邏輯電路的是( B ) 。A.加法器和計(jì)數(shù)器 B.編碼器和數(shù)據(jù)選擇器C.譯碼器和寄存器 D.計(jì)數(shù)器和定時(shí)器3、二進(jìn)制計(jì)數(shù)器的計(jì)數(shù)長(zhǎng)度為 16,利用置數(shù)功能,可構(gòu)成長(zhǎng)度為( A )的其他進(jìn)制計(jì)數(shù)器。A.小于 16 B.大于 16 C.等于 16 D.任意4、D/A 轉(zhuǎn)換器,其分辨率數(shù)值( C ) ,分辨能力( C ) ,且分辨率與滿(mǎn)刻度輸出電壓( C ) 。A.越大,越高,有關(guān) B. 越小,越低,有關(guān)C.越小,越高,無(wú)關(guān) D. 越小,越低,無(wú)關(guān)二、判斷題1、數(shù)字電路中某器件管腳的高、低電位,只能與邏輯代數(shù)中的邏輯變量值1、0 相對(duì)應(yīng)。 ( √ )2、在門(mén)電路器件中, “74”指該器件為 TTL 電路類(lèi)型、 “40”指該器件為CMOS 電路類(lèi)型。 ( √ )3、時(shí)序電路工作特點(diǎn)是:任意時(shí)刻的輸出狀態(tài),不僅取決于當(dāng)前輸入,而且與前一時(shí)刻的電路狀態(tài)有關(guān)。 ( √ )4、555 定時(shí)器,常用于模擬與數(shù)字混合使用的場(chǎng)合,其應(yīng)用范圍是對(duì)波形進(jìn)行整形。 ( √ )三、簡(jiǎn)答題1. 對(duì)于或門(mén)、或非門(mén),它們的多余輸入端應(yīng)當(dāng)如何處理?對(duì)于與門(mén)、與非門(mén),它們的多余輸入端又應(yīng)當(dāng)如何處理?對(duì)于 CMOS 電路多余輸入端是否不允許懸空?2答:對(duì)于或門(mén)、或非門(mén)電路,它們的多余輸入端應(yīng)當(dāng)接低電位;與門(mén)、與非門(mén),多余輸入端應(yīng)當(dāng)接高電位。 (對(duì)于 TTL 電路輸入端懸空相當(dāng)于高電位)CMOS 電路輸入端不允許懸空。2. 組合邏輯電路的邏輯功能和電路結(jié)構(gòu)的特點(diǎn)是什么?答:組合邏輯電路的特點(diǎn)是:從邏輯功能上看:輸出只與當(dāng)時(shí)輸入的邏輯值有關(guān),而與該時(shí)刻之前的輸入及電路狀態(tài)均無(wú)關(guān),或稱(chēng)其沒(méi)有記憶功能。從電路結(jié)構(gòu)上看,構(gòu)成組合邏輯電路的各門(mén)電路之間沒(méi)有反饋環(huán)路。3. 主從型 JK 觸發(fā)器,在 CP 上升沿的作用下,其動(dòng)作有何特點(diǎn)?答:主從型觸發(fā)器,又稱(chēng)為電位觸發(fā)型方式,其動(dòng)作特點(diǎn)是:時(shí)鐘 CP 上升沿到來(lái)前一刻瞬間,J、K 接收輸入信號(hào),并要求在 CP=1 期間,輸入狀態(tài)保持穩(wěn)定。時(shí)鐘下降沿到來(lái)后產(chǎn)生輸出。4. 邊沿型 JK 觸發(fā)器,在 CP 脈沖信號(hào)的作用下,其動(dòng)作有何特點(diǎn)?(分為負(fù)邊沿、正邊沿兩種情形)答:負(fù)邊沿型(下降沿觸發(fā)型):CP 下降沿到來(lái)的前一刻瞬間,J、K 接收輸入;CP 下降沿到來(lái)后產(chǎn)生輸出。正邊沿型(上升沿觸發(fā)型):CP 上升沿到來(lái)前一刻瞬間,J、K 接收輸入;CP 上升沿到來(lái)后產(chǎn)生輸出。三、 綜合題 1. 一個(gè)三位二進(jìn)制數(shù)碼由高位至低位分別送至電路的三個(gè)輸入端,要求三位數(shù)碼中有奇數(shù)個(gè) 1 時(shí),電路輸出為 1,否則為 0。試畫(huà)出邏輯圖。解:(1)根據(jù)提出的邏輯功能要求,列出真值表如下表。A B C F000011110011001101010101011010013(2)根據(jù)真值表列寫(xiě)出函數(shù)表達(dá)式F= ABCCBA??= )()(上式中= = =?(CA?所以 F= )()(ABA??=B⊕A⊕C(3) 畫(huà)邏輯圖由表達(dá)式可畫(huà)出邏輯圖如下圖所示,它由兩個(gè)異或門(mén)構(gòu)成。3.分析圖 1 組合邏輯電路,寫(xiě)出邏輯函數(shù) FI、F2、F3、的表達(dá)式,并指出其邏輯功能。解:F1=A.B F3=A.B F2=AB+AB 其邏輯功能是實(shí)現(xiàn)兩個(gè)一位二進(jìn)制數(shù)的比較功能。5.由中規(guī)模計(jì)數(shù)器 74161 構(gòu)成的計(jì)數(shù)電路如下圖所示。設(shè)計(jì)數(shù)器的初態(tài)為0,即 QDQCQBQA=0000, ( 1)繪出其計(jì)數(shù)狀態(tài)圖, (2)分析其計(jì)數(shù)長(zhǎng)度是多少?FCBA =1=14解:設(shè)計(jì)數(shù)器的初態(tài)為 0,即 QDQCQBQA=0000,繪出其計(jì)數(shù)狀態(tài)圖如下 0000->0001->0010->0011->0100->0101->0110->0111->1000->1001->1010->1011->由于計(jì)數(shù)器的循環(huán)計(jì)數(shù)狀態(tài)共有 7 個(gè),即計(jì)數(shù)長(zhǎng)度為 7,是一個(gè)七進(jìn)制加法計(jì)數(shù)器。- 1.請(qǐng)仔細(xì)閱讀文檔,確保文檔完整性,對(duì)于不預(yù)覽、不比對(duì)內(nèi)容而直接下載帶來(lái)的問(wèn)題本站不予受理。
- 2.下載的文檔,不會(huì)出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預(yù)覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請(qǐng)點(diǎn)此認(rèn)領(lǐng)!既往收益都?xì)w您。
下載文檔到電腦,查找使用更方便
10 積分
下載 |
- 配套講稿:
如PPT文件的首頁(yè)顯示word圖標(biāo),表示該P(yáng)PT已包含配套word講稿。雙擊word圖標(biāo)可打開(kāi)word文檔。
- 特殊限制:
部分文檔作品中含有的國(guó)旗、國(guó)徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計(jì)者僅對(duì)作品中獨(dú)創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 電大 新版 電工 電子技術(shù) 形成 考核 作業(yè) 答案
鏈接地址:http://www.3dchina-expo.com/p-376087.html