專升本《數(shù)字電路與邏輯設(shè)計(jì)》考試答案.doc
《專升本《數(shù)字電路與邏輯設(shè)計(jì)》考試答案.doc》由會(huì)員分享,可在線閱讀,更多相關(guān)《專升本《數(shù)字電路與邏輯設(shè)計(jì)》考試答案.doc(18頁珍藏版)》請?jiān)谘b配圖網(wǎng)上搜索。
[試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750 [題型]:單選 [分?jǐn)?shù)]:2 1.二進(jìn)制數(shù)-0110的反碼是(最高位是符號位)( ) A.11010 B.00110 C.11001 D.10110 答案:C 2.如果狀態(tài)A與B,C與D分別構(gòu)成等效對,那么能構(gòu)成狀態(tài)等效類的是( ) A. ABC B.BCD C.AB D.ABCD 答案:C 3.移位寄存器74194工作在左移串行輸入方式時(shí), S1 S0的取值為( ) A.00 B.11 C.01 D.10 答案:D 4.三變量構(gòu)成的邏輯函數(shù)的最小項(xiàng)m1和最小項(xiàng)m7一定滿足 ( ) A. B. C. D. 答案:C 5.十進(jìn)制數(shù)12.75用二進(jìn)制表示應(yīng)為:( ) A.1100.01 B. 1100.11 C.1010.10 D.1010.011 答案:B 6.8421 BCD碼01010001.0101對應(yīng)的二進(jìn)制數(shù)為 ( ) A.100100.01 B.101110.01 C.110011.10 D.110110.10 答案:C 7. 下圖為OC門組成的線與電路其輸出F為( ) A. B.0 C.1 D. 答案:C 8.要求RS觸發(fā)器(R、S均為高電平有效)狀態(tài)由0 →1,其輸入信號為( )。 A.RS=01 B.RS=10 C.RS=d1 D.RS=d0 答案:A 9.邏輯函數(shù)等于( ) A.1 B.B C.0 D. 答案:B 10.函數(shù),則其反函數(shù)( ) A. B. C. D. 答案:D 11.JK觸發(fā)器的J=K=1, 當(dāng)觸發(fā)信號到來時(shí),輸出次態(tài)Qn+1為:( ) A.與現(xiàn)態(tài)相反 B.0 C.1 D.不變 答案:A 12.邏輯函數(shù)F(A,B,C) = AB+BC+AC 的標(biāo)準(zhǔn)表達(dá)式是( ) A.∑m(0,1,2,4) B.∏m(1,3,5,7) C.∑M(0,2,4,6) D.∑m(3,5,6,7) 答案:D 13.四個(gè)變量可以構(gòu)成多少個(gè)最小項(xiàng)?( ) A.15個(gè) B.16個(gè) C.8個(gè) D.4個(gè) 答案:B 14.電源電壓為+12V的555集成定時(shí)器中放電三極管工作在截止?fàn)顟B(tài),輸出端OUT為1時(shí),其TH和TR的輸入電壓值分別為 ( ) A.TH和TR均小于 B.TH和TR均大于 C., D., 答案:C 15.設(shè)計(jì)—個(gè)1位十進(jìn)制計(jì)數(shù)器至少需要多少個(gè)觸發(fā)器?( ) A.6個(gè) B.3個(gè) C.10個(gè) D.4個(gè) 答案:D 16.T型觸發(fā)器當(dāng)時(shí)鐘脈沖輸入時(shí),其輸出狀態(tài)( ) A.保持不變 B.在T=1時(shí)會(huì)發(fā)生改變 C.隨時(shí)間改變 D.等于輸入端T的值 答案:B 17.無符號位的十六進(jìn)制數(shù)減法(A9)l6-(8A)16= ( ) A.(19)16 B.(1F)l6 C.(29)16 D.(25)16 答案:B 18.十進(jìn)制數(shù)15用2421 BCD碼可以表示為( )。 A.00011011 B.01001000 C.00001111 D.00010101 答案:A 19.邏輯函數(shù)Y=可化簡為:( ) A. B+AC B. C. D.C+AB 答案:A 20.LED共陰極七段顯示器可由下列哪一個(gè)IC來推動(dòng)七字節(jié)較適宜? ( ) A.74160 B.74148 C.7448 D.7447 答案:C [試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750 [題型]:單選 [分?jǐn)?shù)]:2 1.與非門基本RS觸發(fā)器的約束方程是() A. B.R+S=1 C. D. 答案:B 2.74153有兩個(gè)4路數(shù)據(jù)選擇器,每個(gè)選擇器有多少個(gè)輸出端?() A.4個(gè) B.2個(gè) C.8個(gè) D.1個(gè) 答案:D 3.實(shí)現(xiàn)同—功能的Mealy型同步時(shí)序電路比Moore型同步時(shí)序電路() A.狀態(tài)數(shù)目更多 B.觸發(fā)器更多 C.觸發(fā)器—定更少 D.狀態(tài)數(shù)目更少 答案:D 4.CMOS集成電路比TTL集成電路應(yīng)用得更廣泛的主要原因是() A.輸出電流大、帶負(fù)載能力強(qiáng) B.功耗小、集成度高 C.價(jià)格便宜 D.開關(guān)速度快 答案:A 5.TTL集成電路74LS138是3/8線譯碼器,譯碼器為輸出低電平有效。若地址端輸入為A2A1A0=100時(shí),則低電平輸出端為() A.Y6 B.Y2 C.Y4 D.Y1 答案:C 6.如果全加器的加數(shù)A=1,被加數(shù)B=1,低位的進(jìn)位CI=0,則全加器的輸出和數(shù)S及高位的進(jìn)位CO分別為?() A.S=0,C0=0 B.S=0,CO=1 C.S=1,CO=1 D.S=1,CO=0 答案:B 7.如果要設(shè)計(jì)一個(gè)奇偶校驗(yàn)產(chǎn)生器,則使用下列哪種集成電路最簡單?() A.74LS86異或門 B.74LS138譯碼器 C.74LS32或門 D.74LS00與非門 答案:A 8.一般各種PLD組件的輸出部分為:() A.非門陣列 B.或門陣列 C.與門陣列 D.與非門陣列 答案:B 9.555集成定時(shí)器電路大致由五部份組成,即電阻分壓器、電壓比較器、基本R-S觸發(fā)器、輸出驅(qū)動(dòng)器及下列哪一部份?() A.逆向二極管 B.充電二極管 C.放電三極管 D.觸發(fā)電容 答案:C 10.組合邏輯電路中的險(xiǎn)象是由什么因素引起的?() A.電路中存在時(shí)延 B.電路未采用最簡設(shè)計(jì) C.電路的輸出端過多 D.邏輯門類型不同 答案:A 11.下列幾種TTL電路中,輸出端可實(shí)現(xiàn)線與功能的電路是() A.與非門 B.OC門 C.或非門 D.異或門 答案:B 12.邏輯函數(shù)Y=的最簡與—或表達(dá)式為() A. B. C. D. 答案:C 13.完全確定原始狀態(tài)表中有六個(gè)狀態(tài)A、B、C、D、E、F。等效對為:A和B,B和D,E和F。則該時(shí)序電路的最簡狀態(tài)表中共有多少個(gè)狀態(tài)?() A.2 B.3 C.6 D.4 答案:B 14.二進(jìn)制數(shù)11101.0100等于十六進(jìn)制數(shù)() A.35.2 B.29.3 C.23.2 D.1D.4 答案:D 15.余3碼01000101.1001對應(yīng)的十進(jìn)制數(shù)是() A.45.9 B.69.56 C.45.3 D.12.6 答案:D 16.在下列三個(gè)邏輯函數(shù)表達(dá)式中,下列哪一項(xiàng)是最小項(xiàng)表達(dá)式() A. B. C. D. 答案:B 17.根據(jù)反演規(guī)則,F(xiàn)=的反函數(shù)為() A. B. C. D. 答案:B 18.如果JK觸發(fā)器的J=1,K=0,則當(dāng)計(jì)時(shí)鐘脈沖波出現(xiàn)時(shí),Qn+1為() A.Q B.0 C. D.1 答案:D 19.同步時(shí)序電路設(shè)計(jì)中,狀態(tài)編碼采用相鄰編碼法的目的是() A.提高電路可靠性 B.提高電路速度 C.減少電路中的觸發(fā)器 D.減少電路中的邏輯門 答案:D 20.邏輯函數(shù)中任意兩個(gè)不同的最小項(xiàng)與之積()為() A.0 B.無法確定 C. D.1 答案:A 21.將8421碼(01000101.1001)轉(zhuǎn)換成十進(jìn)制數(shù)() A.45.3 B.12.6 C.69.6 D.45.9 答案:D 22.屬于組合邏輯電路的部件是() A.觸發(fā)器 B.計(jì)數(shù)器 C.寄存器 D.編碼器 答案:D 23.下列邏輯門中哪一種門的輸出在任何條件下都可以并聯(lián)使用?() A.普通CMOS與非門 B.TTL集電級開路門(OC門) C.具有推拉式輸出的TTL與非門 D.CMOS三態(tài)輸出門 答案:B 24.主從型JK觸發(fā)器的特性方程() A. B. C. D. 答案:C 25.由或非門構(gòu)成的基本RS觸發(fā)器的約束方程是() A. B. C. D.R+S=1 答案:B 26.將邏輯函數(shù)Y=化簡為最簡與—或表達(dá)式() A. B.B+AC C.D.A+BC 答案:B 27.邏輯函數(shù)的最小項(xiàng)m0和m5之間的關(guān)系是() A. B. C. D. 答案:C 28.如果要設(shè)計(jì)一個(gè)六進(jìn)制計(jì)數(shù)器,最少需要多少個(gè)觸發(fā)器?() A.4 B.3 C.2 D.1 答案:B 29.十進(jìn)制數(shù)23.25用二進(jìn)制數(shù)表示應(yīng)為() A.(17.4)2 B.(27.2)2 C.(100011.00100101)2 D.(10111.01)2 答案:D 30.同步時(shí)序電路設(shè)計(jì)中,狀態(tài)化簡的主要目的是() A.提高電路速度 B.減少電路中的邏輯門 C.減少電路中的觸發(fā)器 D.減少電路中的連線 答案:C 31.電平異步時(shí)序邏輯電路不允許兩個(gè)或兩個(gè)以上輸入信號() A.同時(shí)改變 B.同時(shí)為1 C.同時(shí)為0 D.同時(shí)出現(xiàn) 答案:A 32.設(shè)計(jì)一個(gè)12進(jìn)制計(jì)數(shù)器需要用多少個(gè)觸發(fā)器() A.4個(gè) B.2個(gè) C.3個(gè) D.6個(gè) 答案:A 33.某觸發(fā)器的特性表如下(A、B為輸入),則觸發(fā)器的次態(tài)為() A.Qn+1=A B. C. D. 答案:C 34.如果全加器的加數(shù)A=1,被加數(shù)B=1,低位的進(jìn)位CI=1,則全加器的輸出和數(shù)S及高位的進(jìn)位CO分別為?() A.S=1,CO=0 B.S=0,CO=1 C.S=1,CO=1 D.S=0,C0=0 答案:C 35.共陰極的七段數(shù)碼顯示譯碼器,若要顯示數(shù)字“5”,則七段中哪些段應(yīng)該為“1”?() A.a、c、d、f、g B.b、c、e、f、g C.a、d D.b、e 答案:A 36.邏輯函數(shù)的最簡與-或表達(dá)式是() A. B. C. D. 答案:D 37.邏輯函數(shù)的對偶式為() A. B. C. D. 答案:A 38.將十進(jìn)制數(shù)(6.625)轉(zhuǎn)換成二進(jìn)制數(shù)表示,其值為() A.(10.110)2 B.(10.101)2 C.(110.110)2 D.(110.101)2 答案:D 39.二進(jìn)制數(shù)?0.1010的補(bǔ)碼是() A.1.1010 B.1.0110 C.1.0101 D.1.1011 答案:B 40.當(dāng)兩輸入“或非”門的輸出z=1時(shí),輸入x和y的取值必須() A.同時(shí)為1 B.同時(shí)為0 C.至少有一個(gè)為1 D.至少有一個(gè)為0 答案:B [試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750 [題型]:多選 [分?jǐn)?shù)]:2 1.下列邏輯表達(dá)式中正確的有( )。 A. B. C. D. 答案:A, B, D 2.邏輯函數(shù),是F的對偶函數(shù),則( )。 A. B. C. D. 答案:B, C, D 3.譯碼器74138的使能端、、取什么值時(shí)輸出無效(全為1)? ( ) A.010 B.101 C.011 D.100 答案:A, B, C 4.若和分別表示n個(gè)變量的第i個(gè)最小項(xiàng)和最大項(xiàng),則( )。 A. B. C.mi=Mi D.miMi=1 答案:A, B 5.設(shè)兩輸入或非門的輸入為x和y,輸出為z ,當(dāng)z為低電平時(shí),有( )。 A. x和y同為低電平. B.x和y同為高電平 ; C.x為低電平,y為高電平 ; D. x為高電平,y為低電平 ; 答案:B, C, D [試題分類]:專升本《數(shù)字電路與邏輯設(shè)計(jì)》_08007750 [題型]:多選 [分?jǐn)?shù)]:2 1.鐘控JK觸發(fā)器的初始狀態(tài)為1,要使JK觸發(fā)器在時(shí)鐘脈沖作用后其次態(tài)變?yōu)?,則觸發(fā)器的JK端的取值應(yīng)為() A.JK=01 B.JK=10 C.JK=11 D.JK=00 答案:A, C 2.邏輯函數(shù)F=A⊕B和G=A⊙B滿足關(guān)系()。 A. B. C. D. 答案:A, B, C 3.如果或非門的輸出為1,則其兩個(gè)輸入端的取值不可能是() A.0,1 B.0,0 C.1,1 D.1,0 答案:A, C, D 4.PROM、GAL、PLA和FPGA幾種可編程器件中,可編程的是() A.FPGA陣列 B.PLA與門陣列 C.GAL與門陣列 D.PROM與門陣列 答案:A, B, C 5.邏輯函數(shù)F=AB可以表示為() A. B. C. D. 答案:A, D 6.用A、B代表輸入,用S代表加法運(yùn)算的和,C代表進(jìn)位,下列有關(guān)半加器的敘述哪些是正確的?() A.當(dāng)兩個(gè)輸入均為1時(shí),S=1 B.C=AB C.S= D.S=AB 答案:B, C, D 7.在下列邏輯函數(shù)表達(dá)式中,屬于標(biāo)準(zhǔn)與-或表達(dá)式(最小項(xiàng)表達(dá)式)的有() A. B. C. D. 答案:C, D 8.下列有關(guān)組合電路中險(xiǎn)象的敘述正確的有哪些?() A.是一種預(yù)期的錯(cuò)誤 B.是一種臨界競爭現(xiàn)象 C.是一種暫時(shí)的錯(cuò)誤 D.可以用增加冗余項(xiàng)的方法消除險(xiǎn)象 答案:B, C, D 9.如果,則下列結(jié)果中正確的有() A.Y=A+B B. C. D.Y=B 答案:A, B 10.下列關(guān)于X、Y、Z之間的關(guān)系的描述中正確的有() A.若XY≠XZ,則Y≠Z B.若X+Y=X+Z,且XY=XZ,則Y=Z C.若X+Y≠X+Z,則Y≠Z D.若,則X=Y(jié) 答案:A, B, C- 1.請仔細(xì)閱讀文檔,確保文檔完整性,對于不預(yù)覽、不比對內(nèi)容而直接下載帶來的問題本站不予受理。
- 2.下載的文檔,不會(huì)出現(xiàn)我們的網(wǎng)址水印。
- 3、該文檔所得收入(下載+內(nèi)容+預(yù)覽)歸上傳者、原創(chuàng)作者;如果您是本文檔原作者,請點(diǎn)此認(rèn)領(lǐng)!既往收益都?xì)w您。
下載文檔到電腦,查找使用更方便
9.9 積分
下載 |
- 配套講稿:
如PPT文件的首頁顯示word圖標(biāo),表示該P(yáng)PT已包含配套word講稿。雙擊word圖標(biāo)可打開word文檔。
- 特殊限制:
部分文檔作品中含有的國旗、國徽等圖片,僅作為作品整體效果示例展示,禁止商用。設(shè)計(jì)者僅對作品中獨(dú)創(chuàng)性部分享有著作權(quán)。
- 關(guān) 鍵 詞:
- 數(shù)字電路與邏輯設(shè)計(jì) 數(shù)字電路 邏輯設(shè)計(jì) 考試 答案
鏈接地址:http://www.3dchina-expo.com/p-6591729.html